詞條
詞條說明
LDO的應用非常簡單,很多LDO僅需在輸入端及輸出端各接一顆電容即可穩定工作。在LDO的應用中需要考慮壓差、靜態電流、PSRR等重要參數。在以電池作為電源的系統中,應當選擇壓差盡量低的LDO,這樣可以使電池較長時間為系統供電,比如NCP600,NCP629等等。靜態電流Iq是Iquiescent的縮寫,指芯片自身所消耗的電流。在一些低功耗應用中,應當盡量選擇Iq小的LDO。一些工程師在設計低功耗系
取樣電壓加在放大器A的反相輸入端,與加在同相輸入端的基準電壓Uref相比較,兩者的差值經放大器A放大后,控制串聯調整管的壓降,從而穩定輸出電壓。當輸出電壓Uout降低時,基準電壓與取樣電壓的差值增加,比較放大器輸出的驅動電流增加,串聯調整管壓降減小,從而使輸出電壓升高。相反,若輸出電壓Uout**過所需要的設定值,比較放大器輸出的前驅動電流減小,從而使輸出電壓降低。供電過程中,輸出電壓校正連續進行,
LDO 是一種線形穩壓器。線性穩壓器應用在其線形地區內運作的晶體管或 FET,從運用的鍵入電壓中減掉**量的電壓,造成通過調整的輸出電壓。說白了壓降電壓,就是指穩壓器將輸出電壓保持在其額定電流左右 100mV 以內需要的鍵入電壓與輸出電壓凈額的較小值。正輸出電壓的LDO(低壓降)穩壓器通常應用輸出功率晶體管(也稱之為傳送機器設備)做為 PNP。這類晶體管容許飽和狀態,因此穩壓器可以有一個較低的壓降電
FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個概念,內部包括可配置邏輯模塊CLB(Configurable Logic Block)、輸入輸出模塊IOB(Input Output Block)和內部連線(Interconnect)三個部分。?現場可編程門陣列(FPGA)是可編程器件,與傳統邏輯電路和門陣列(如PAL,GAL及CPLD器件)相比,FPGA具有不
公司名: 深圳市科電電子有限公司
聯系人: 聶紹明
電 話: 13243662666
手 機: 13823729687
微 信: 13823729687
地 址: 廣東深圳寶安區31區水口花園6片37號205
郵 編: